软件:Quartus
语言:Verilog
代码功能:
简单正弦波发生器
设计verilog代码,输出正弦波波形。
FPGA代码Verilog/VHDL代码资源下载:www.hdlcode.com
演示视频:
设计文档:
1. 工程文件
2. 程序文件
3. 程序编译
4. Testbench
5. 仿真图
部分代码展示:
module?sin_wave( input?clk,//时钟 input?rst_p,//复位 output?[7:0]?sin_data//输出sin波形 ); reg?[9:0]?address_sig;//ROM地址 //调用ROM sin_ROMsin_ROM_inst?( .address?(?address_sig?), .clock?(?clk?), .q?(?sin_data?) ); always@(posedge?clk?or?posedge?rst_p) if(rst_p) address_sig<=10'd0; else address_sig<=address_sig+10'd1;//累加 endmodule
点击链接获取代码文件:http://www.hdlcode.com/index.php?m=home&c=View&a=index&aid=606
阅读全文